太阳城集团

  • / 10
  • 下载费用:30 金币  

一种FLASH存储器和存储系统.pdf

关 键 词:
一种 FLASH 存储器 存储系统
  专利查询网所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
摘要
申请专利号:

CN201410239379.1

申请日:

2014.05.30

公开号:

CN105224239A

公开日:

2016.01.06

当前法律状态:

实审

有效性:

审中

法律详情: 实质审查的生效IPC(主分类):G06F 3/06申请日:20140530|||公开
IPC分类号: G06F3/06 主分类号: G06F3/06
申请人: 北京兆易创新科技股份有限公司
发明人: 苏志强; 张君宇; 丁冲; 潘荣华
地址: 100083 北京市海淀区学院路30号科大天工大厦A座12层
优先权:
专利代理机构: 北京品源专利代理有限公司 11332 代理人: 胡彬;邓猛烈
PDF完整版下载: PDF下载
法律状态
申请(专利)号:

太阳城集团CN201410239379.1

授权太阳城集团号:

|||

法律状态太阳城集团日:

2016.02.03|||2016.01.06

法律状态类型:

实质审查的生效|||公开

摘要

本发明公开了一种flash存储器和存储系统,该flash存储器包括:输入/输出接口用于采用两种接口模式中的一个输入/输出数据,包括第一接口和第二接口且第一、第二接口与两种接口模式对应;转换器用于对第一接口输出给数据选择器的数据模式进行转换,以及对数据选择器输出给第一接口的数据模式进行转换;数据选择器用于对转换器输出的数据或第二接口输出的数据进行选择并将所得的数据发送至控制器,以及对控制器输出的数据进行选择并将所得的数据发送至转换器或第二接口;控制器用于根据数据选择器输出的数据对存储阵列进行控制,以及从存储阵列获取数据并发送至数据选择器。本发明可以降低投资成本和生产制造成本。

权利要求书

权利要求书
1.  一种flash存储器,其特征在于,包括:输入/输出接口、转换器、数据选择器、控制器和存储阵列;
所述输入/输出接口用于采用两种接口模式中的一个为所述flash存储器进行输入/输出数据,其中,所述输入/输出接口包括第一接口和第二接口,所述第一接口和第二接口与所述两种接口模式对应;
所述转换器,用于对所述输入/输出接口中的所述第一接口输出给所述数据选择器的数据模式进行转换,以及对所述数据选择器输出给所述第一接口的数据模式进行转换;
所述数据选择器,用于对所述转换器输出的数据或所述输入/输出接口中的所述第二接口输出的数据进行选择并将选择所得的数据发送至控制器,以及对所述控制器输出的数据进行选择并将选择所得的数据发送至所述转换器或所述输入/输出接口中的所述第二接口;
所述控制器,用于根据所述数据选择器输出的数据对所述存储阵列进行控制,以及从所述存储阵列获取数据并发送至所述数据选择器。

2.  根据权利要求1所述的flash存储器,其特征在于,所述第一接口是串行接口,用于以串行模式输入/输出数据;
所述第二接口是并行接口,用于以并行模式输入/输出数据。

3.  根据权利要求2所述的flash存储器,其特征在于,所述转换器包括第一转换器和第二转换器,所述第一转换器和所述第二转换器并联连接在所述串行接口和所述数据选择器之间;
所述第一转换器是串/并转换器,用于将所述串行接口输出的串行模式数据转换为并行模式数据,并发送至所述数据选择器;
所述第二转换器是并/串转换器,用于将所述数据选择器传输的并行模式数据转换为串行模式数据,并发送至所述串行接口。

4.  根据权利要求3所述的flash存储器,其特征在于,所述控制器从所述存储阵列获取数据,包括:
当所述输入/输出接口为所述串行接口时,所述控制器根据所述串行接口输入的所述读取指令产生同步逻辑,并从所述存储阵列以时钟节拍获取数据;
当所述输入/输出接口为所述并行接口时,所述控制器根据有效的片选信号或跳变的地址产生异步逻辑,并从所述存储阵列自行获取数据。

5.  根据权利要求4所述的flash存储器,其特征在于,当所述flash存储器的封装模式为串行接口模式时,串行接口的管脚连接到封装体的管壳,并行接口的管脚浮空;
当所述flash存储器的封装模式为并行接口模式时,并行接口的管脚连接到封装体的管壳,串行接口的管脚浮空。

6.  一种存储系统,包括flash存储器,其特征在于,所述flash存储器为权利要求1-5中任一项所述的flash存储器。

说明书

说明书一种flash存储器和存储系统
技术领域
本发明实施例涉及存储技术领域,尤其涉及一种flash存储器和存储系统。
背景技术
现有的flash存储器(闪存存储器)根据接口模式的不同通常分为串行接口存储器和并行接口存储器。串行接口存储器一般只有8个管脚,一般是通过一个管脚,按照时钟节拍将指令、地址、数据等太阳城集团送入芯片中进行操作,属于同步操作的芯片。并行接口存储器通常有几十个管脚,具备所有地址、数据和控制管脚。一般是通过各个管脚的配合,同时将指令码输入到所有管脚上,完成指令输入,控制芯片操作,属于异步操作的芯片。
目前,由于串行接口存储器和并行接口存储器的访问方式完全不同,封装形式也相差很大,因此串行接口存储器和并行接口处理器是分别独立进行设计和生产,这就造成了当针对同一种容量的两种接口时,芯片制造厂家要分别设计两套模板、提供两条生产线和生产两种芯片,这样使得设计成本、投资成本和制造成本较高。而存储器产业其自身是个对成本非常敏感的产业,如此,分开设计不利于成本的降低,市场推广太阳城集团也相对较长。
发明内容
本发明实施例提供一种flash存储器和存储系统,通过在同一张芯片上设置串行接口模式和并行接口模式,以使同一芯片具备串行接口flash存储器或者并 行接口flash存储器的功能。
第一方面,本发明实施例提供一种flash存储器,包括:输入/输出接口、转换器、数据选择器、控制器和存储阵列;
所述输入/输出接口用于采用两种接口模式中的一个为所述flash存储器进行输入/输出数据,其中,所述输入/输出接口包括第一接口和第二接口,所述第一接口和第二接口与所述两种接口模式对应;
所述转换器,用于对所述输入/输出接口中的所述第一接口输出给所述数据选择器的数据模式进行转换,以及对所述数据选择器输出给所述第一接口的数据模式进行转换;
所述数据选择器,用于对所述转换器输出的数据或所述输入/输出接口中的所述第二接口输出的数据进行选择并将选择所得的数据发送至控制器,以及对所述控制器输出的数据进行选择并将选择所得的数据发送至所述转换器或所述输入/输出接口中的所述第二接口;
所述控制器,用于根据所述数据选择器输出的数据对所述存储阵列进行控制,以及从所述存储阵列获取数据并发送至所述数据选择器。
进一步地,所述第一接口是串行接口,用于以串行模式输入/输出数据;
所述第二接口是并行接口,用于以并行模式输入/输出数据。
进一步地,所述转换器包括第一转换器和第二转换器,所述第一转换器和所述第二转换器并联连接在所述串行接口和所述数据选择器之间;
所述第一转换器是串/并转换器,用于将所述串行接口输出的串行模式数据转换为并行模式数据,并发送至所述数据选择器;
所述第二转换器是并/串转换器,用于将所述数据选择器传输的并行模式数 据转换为串行模式数据,并发送至所述串行接口。
进一步地,所述控制器从所述存储阵列获取数据,包括:
当所述输入/输出接口为所述串行接口时,所述控制器根据所述串行接口输入的所述读取指令产生同步逻辑,并从所述存储阵列以时钟节拍获取数据;
当所述输入/输出接口为所述并行接口时,所述控制器根据有效的片选信号或跳变的地址产生异步逻辑,并从所述存储阵列自行获取数据。
进一步地,当所述flash存储器的封装模式为串行接口模式时,串行接口的管脚连接到封装体的管壳,并行接口的管脚浮空;
当所述flash存储器的封装模式为并行接口模式时,并行接口的管脚连接到封装体的管壳,串行接口的管脚浮空。
第二方面,本发明实施例还提供一种存储系统,包括flash存储器,其中,所述flash存储器为上述第一方面所述的flash存储器。
本发明实施例提供的一种flash存储器和存储系统,具有以下技术效果:将串行接口和并行接口结合到同一个存储器芯片上,通过转换器对输入/输出的串行指令进行串/并转换,再依次对指令进行选择、控制和执行操作,从而使flash存储器实现串行输入/输出功能;对于flash存储器的并行功能,通过并行指令直接传输到数据选择器,再对指令进行选择、控制和执行操作,使flash存储器实现并行输入功能。由此可知,本发明提供的一种flash存储器和存储系统,在同一存储芯片上进行串行接口和并行接口的结合,使存储器可以根据需求实现串行接口存储器功能或并行接口存储器功能,该存储器通过一次掩模板设计、利用一套生产线即可实现生产,与现有技术相比,本发明具有降低投资成本、节约设计成本和生产制造成本的优势,并且相应缩短了设计周期和制造周期, 并且方便对产品进行维护。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图做一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1(a)是本发明实施例提供的一种flash存储器的结构示意图;
图1(b)是本发明实施例提供的flash存储器的串口和并口与外围设备通信的结构示意图;
图2是本发明实施例提供的一种存储系统的结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,以下将参照本发明实施例中的附图,通过实施方式清楚、完整地描述本发明的技术方案,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
参考图1(a)所示,为本发明实施例提供的一种flash存储器的结构示意图,本实施例的flash存储器可作为内存或便携性器件应用于各种数码、电子、智能化仪表等产品中,其特征是在没有电流供应的条件下也能够长久地保持数据,存储特性相当于硬盘,这项特性可使该类存储器成为各类便携型数字设备的存 储介质的基础。本实施例提供的flash存储器的访问方式、接口类型和封装形式不仅适用于串行接口存储器,同时也适用于并行接口存储器,因此称之为串行接口和并行接口相结合的flash存储器。该flash存储器可以由基于串行和并行存储器的器件来执行,该系统可以采用软件和/或硬件配合flash存储器的方式来实现。
如图1(a)所示,该flash存储器包括:输入/输出接口110(Input/OutputInterface,I/OInterface)、转换器120(Transfer)、数据选择器130(Multiplexer,Mux)、控制器140(Controller)和存储阵列150(FlashArray)。
其中,所述输入/输出接口110用于采用两种接口模式中的一个为所述flash存储器进行输入/输出数据,其中,所述输入/输出接口110包括第一接口111和第二接口112,所述第一接口111和第二接口112与所述两种接口模式对应;所述转换器120,用于对所述输入/输出接口110中的所述第一接口111输出给所述数据选择器130的数据模式进行转换,以及对所述数据选择器130输出给所述第一接口111的数据模式进行转换;所述数据选择器130,用于对所述转换器120输出的数据或所述输入/输出接口110中的所述第二接口112输出的数据进行选择并将选择所得的数据发送至控制器140,以及对所述控制器140输出的数据进行选择并将选择所得的数据发送至所述转换器120或所述输入/输出接口110中的所述第二接口112;所述控制器140,用于根据所述数据选择器130输出的数据对所述存储阵列150进行控制,以及从所述存储阵列150获取数据并发送至所述数据选择器130。
优选地,所述第一接口111是串行接口,用于以串行模式输入/输出数据;所述第二接口112是并行接口,用于以并行模式输入/输出数据。
具体地,串行接口可以通过SPI(SerialPeripheralInterface,串行外设接口)同步通讯协议,与CPU之间进行同步串行数据传输,数据按位传输,高位在前,低位在后,为全双工通信接口;并行接口(ParallelPeripheralInterface,PPI)可以通过PPI(ParallelPeripheralInterface,并行外设接口)通讯协议,采用并行传输模式来传输数据,接口中各位数据并行传送,以字节(8位)或字节(16位)为单位进行数据传输。
优选地,所述转换器120包括第一转换器121和第二转换器122,所述第一转换器121和所述第二转换器122并联连接在所述串行接口和所述数据选择器130之间;所述第一转换器121是串/并转换器,用于将所述串行接口输出的串行模式数据转换为并行模式数据,并发送至所述数据选择器130;所述第二转换器122是并/串转换器,用于将所述数据选择器130传输的并行模式数据转换为串行模式数据,并发送至所述串行接口。
优选地,所述控制器140从所述存储阵列150获取数据包括:当所述输入/输出接口110为所述串行接口时,所述控制器140根据所述串行接口输入的所述读取指令产生同步逻辑,并从所述存储阵列150以时钟节拍获取数据;当所述输入/输出接口110为所述并行接口时,所述控制器140根据有效的片选信号或跳变的地址产生异步逻辑,并从所述存储阵列150自行获取数据。
优选地,当所述flash存储器的封装模式为串行接口模式时,串行接口的管脚连接到封装体的管壳,并行接口的管脚浮空;当所述flash存储器的封装模式为并行接口模式时,并行接口的管脚连接到封装体的管壳,串行接口的管脚浮空。
在本实施例中,该flash存储器的第一接口111是串行接口,第二接口112 是并行接口,第一转换器121是串/并转换器,第二转换器122是并/串转换器,其具体连接关系可以为:所述串/并转换器的第一端与所述串行接口连接,第二端与所述数据选择器130连接;所述并/串转换器的第一端与所述串行接口连接,第二端与所述数据选择器130连接;所述数据选择器130的第一端与所述串/并转换器连接,第二端与所述并/串转换器连接、第三端与所述并行接口连接、第四端与所述控制器140连接;所述控制器140的第一端与所述数据选择器130连接,第二端与所述存储阵列150连接。
如上所述,由于将串行接口和并行接口设置在同一存储芯片上,因此,本发明所述的flash存储器可以实现串行接口存储器或者并行接口存储器的功能。在实际生产中,可以根据客户的不同需求,存储芯片制造方在生产一套上述存储器的掩模板后,只需选择不同的封装模式,即可提供不同接口模式的flash存储器,从而可将两种接口模式的指令正确无误的输入到存储芯片中以执行操作。
对于存储器的封装方法,存储器的接口模式分为串口模式和并口模式,根据本发明提供的存储器的结构制作的存储芯片具备串行接口和并行接口。实际中,芯片厂家必须根据客户需求提供不同接口模式的存储器,因此在生产过程中需要对存储芯片的接口模式进行区分并正确封装。此类区分芯片接口模式的手段有多种,在此提供一种优选的实现方式,使生产线上的生产设备对存储芯片的接口模式进行正确区分和封装,具体方法如下:
制造存储芯片的过程中在芯片内部预置一个管脚,该管脚与芯片中其他正常连接的管脚处于同一区域,可称之为预设管脚,作为存储芯片的封装标识;
工作人员预置该预设管脚连接到电源时,操作生产设备将存储芯片封装为串行接口,预置该预设管脚连接到地时将存储芯片封装为并行接口,或,预置 该预设管脚连接到电源时将存储芯片封装为并行接口,预置预设管脚连接到地时将存储芯片封装为串行接口;
在此任选一种预置方法即可,若根据工作人员的第一种预置方法,则当预设管脚连接到电源,则封装设备会将该存储芯片封装为串口,即是将串行接口的管脚连接到封装体的管壳上,而将并行接口的管脚浮空,不连接到封装体的管壳上;
当预设管脚连接到地,则存储芯片应封装为并口,即是将并行接口的管脚连接到封装体的管壳上,而将串行接口的管脚浮空,不连接到封装体的管壳上。
至此可将具有串行接口和并行接口的flash存储芯片封装为实用的串口flash存储器或并口flash存储器。由于flash存储器的内部结构完全相同,仅根据封装形式分为串口存储器和并口存储器,因此相同一套存储器结构可实现串口存储器功能和并口存储器功能。
若flash存储器确定为一种封装形式后,就要按照相应的指令格式输入指令进行操作,下面从数据输入方面和数据输出方面对同一结构不同封装形式的flash存储器进行详细说明。
对于存储器的数据输入,数据输入是指对flash存储器的内部进行“存”操作,例如编程、擦除等操作,在此以编程操作为例,对本实施例的flash存储器进行数据输入过程的说明。
当flash存储器的串行接口作为输入/输出接口110应用时,外围设备的编程操作太阳城集团通过串行接口进行输入,其中,编程操作太阳城集团包括编程指令、编程地址和编程数据,操作太阳城集团通过串行接口的通信线逐位顺序传输至作为串/并转换器的第一转换器121。第一转换器121接收通过串行方式传入的操作太阳城集团的所 有位,且以并行方式将该操作太阳城集团发送至数据选择器130,因此第一转换器121将以串行方式接收的操作太阳城集团转换为以并行方式输出的操作太阳城集团。数据选择器130是可以从多个输入信号中选择一个信号进行输出的器件,而此时数据选择器130只是接收了第一转换器121发送的一个操作太阳城集团,因此将该操作太阳城集团传输至flash存储器的控制器140即可。控制器140接收数据选择器130发送的操作太阳城集团,并利用控制器140的译码模块对该操作太阳城集团进行译码,即根据输入的太阳城集团译成相应的操作内容,因此控制器140将识别出这是一个编程操作指令,并获知该编程操作指令所对应的在存储阵列150中的编程地址和编程内容,从而控制器140通过相关控制信号指导内部控制电路,以对存储阵列150的目标存储单元进行编程操作,其中,控制器150根据编程地址确定目标存储单元并根据编程内容对目标存储单元进行编程。当编程操作完成后,存储阵列150会向控制器140返回一个信号以告知控制器140编程完成,从而外围设备通过向串口存储器发送编程操作太阳城集团,实现了对串行接口flash存储器进行编程操作的过程。
当flash存储器的并行接口作为输入/输出接口110应用时,外围设备的编程操作太阳城集团通过并行接口进行输入,操作太阳城集团中的编程指令、编程地址和编程数据通过并行接口的不同通信线进行指令、地址和数据的同时传输,并且不必经过作为串/并转换器的第一转换器121,直接传输至数据选择器130。该编程操作太阳城集团到达数据选择器130之后被传输至控制器140,在控制器140进行译码。控制器140得到编程指令、编程地址和编程数据,并对存储阵列150的目标存储单元进行控制以执行该编程操作太阳城集团。当编程操作完成后,存储阵列150向控制器140返回一个信号以告知控制器140编程完成,从而外围设备通过向并 口存储器发送编程操作太阳城集团,实现了对并行接口flash存储器进行编程操作的过程。
上述编程过程是对封装为串行接口或并行接口的flash存储器执行“存”操作,对于其他“存”操作,如擦除操作等,存储器执行的对应“存”操作与上述过程类似。由此可知,在对本发明提供的flash存储器进行数据输入时,flash存储器在不同接口模式下都能够实现数据输入过程,也说明flash存储器的一套结构集合了串口存储器和并口存储器的功能。对于生产存储芯片的厂家而言,该套存储器的结构可以实现不同的产品需求,只需改变封装形式即可完全生产出两种不同的产品,成本大大降低。
对于存储器的数据输出,数据的输出是指对flash存储器的内部进行“取”操作,例如读取操作,在此以读取操作为例,对本实施例的flash存储器进行数据输出过程的说明。
当flash存储器的串行接口作为输入/输出接口110应用时,读取flash存储器中数据的方式是输入指令码,即外围设备的读取操作太阳城集团通过串行接口进行输入,与编程操作的过程类似,其区别在于读取操作还包括数据的输出过程。具体过程为:(读取指令输入)操作太阳城集团通过串行接口的通信线逐位顺序传输至第一转换器121,第一转换器121以并行方式将该操作太阳城集团发送至数据选择器130,数据选择器130将该操作太阳城集团传输至flash存储器的控制器140,控制器140对该操作太阳城集团进行译码,根据译出的操作太阳城集团的输入模式为串口模式,而产生一套同步逻辑,并根据操作指令进行控制以该同步逻辑方式按照时钟节拍从存储阵列150中读取相应的数据;(读取数据输出)控制器140以同步逻辑方式从存储阵列150中读取相应的数据后,该数据以并行方式读取,随后控制器140将读 取出的数据以并行方式发送至数据选择器130,随后数据选择器130接收读取数据并根据接口模式而选择将读取的数据正确的发送至作为并/串转换器的第二转换器122,第二转换器122将以串行方式将读取数据传输至串行接口,此时的串行外设接口在控制器140的同步逻辑控制下,根据时钟节拍将读取数据串行输出给外围设备,从而外围设备通过向串口存储器发送读取操作太阳城集团,实现了对串行接口flash存储器进行读取操作的过程。
当flash存储器的并行接口作为输入/输出接口110应用时,读取flash存储器中的数据的方式是自行读取,无需输入读取指令,具体过程为:当与控制器140连接的片选信号有效时或者地址跳变时,控制器140自启动一套异步逻辑,以该异步逻辑方式自行从存储阵列150中以并行方式读取数据并将该数据输出给数据选择器130,数据选择器130接收读取出的数据并根据接口模式而选择直接将该读取出的数据一次全部发送到并行接口以输出,从而使外围设备实现对并行接口flash存储器进行读取操作的过程。
上述读取过程是对封装为串行接口或并行接口的flash存储器执行“取”操作,对于其他“取”操作,存储器执行的“取”操作与上述过程类似。由此可知,本发明提供的flash存储器在不同接口模式下都能够实现数据输出过程,也说明flash存储器的一套结构集合了串口存储器和并口存储器的功能。
参考图1(b)所示,为本发明实施例提供的flash存储器的串口和并口与外围设备通信的结构示意图。若flash存储器未进行封装,根据图1(b)提供的存储器结构图和封装后串行接口或并行接口flash存储器的数据输入和输出过程,可以理解,该存储芯片可同时实现串行接口存储器功能和并行接口存储器功能。
“存”操作具体过程是:外围设备100向存储器的串行接口输入串行指令, 外围设备200向存储器的并行接口输入并行指令;两路数据经过传输到达数据选择器130,此时数据选择器130发挥其选择功能,将串行接口的指令和并行接口的指令进行选择并正确的输入到控制器140中,控制器140控制存储阵列150实现“存”操作。
“取”操作具体过程是:控制器140执行外围设备100的读取指令从存储阵列150获取串行接口读取的数据,以及控制器140从存储阵列150自行获取并行接口读取的数据,该两组读取数据由控制器140传输至数据选择器130中,数据选择器130根据两组读取的数据的接口模式进行选择,将串行接口读取的数据发送至第二转换器122,以及将并行接口读取的数据直接发送至并行接口,实现“取”操作。
然而,在实际应用中,为了防止空气中的杂质对芯片电路的腐蚀而造成电气性能下降以及便于安装和运输,必须对芯片实施封装,因此在本实施例中通过对存储芯片采用不同的封装形式实现了flash存储器的不同接口模式的功能。
本发明实施例还提供一种存储系统。图2是本发明实施例提供的一种存储系统的结构示意图。参见图2,所述存储系统包括:外围设备21和flash存储器22,其中所述外围设备21用于为flash存储器22提供支持,以使flash存储器能够正常工作,所述flash存储器22为上述实施例所述的flash存储器。
本发明实施例提供的flash存储器和存储系统,具有以下技术效果:将串行接口和并行接口结合到同一个存储器芯片上,通过转换器对输入/输出的串行指令进行串/并转换,再依次对指令进行选择、控制和执行操作,从而使flash存储器实现串行输入/输出功能;对于flash存储器的并行功能,通过并行指令直接传输到数据选择器,在对指令进行选择、控制和执行,使flash存储器实现并 行输入功能。由此可知,串行和并行接口相结合的flash存储器,将串行接口和并行接口结合到同一存储芯片上,对该芯片进行一条生产线生产、一次掩模板设计、一套制作程序、采用不用封装形式而生成两种不同接口形式的存储芯片,实现不同产品需求,该flash存储器具有降低投资成本、节约设计成本和生产制造成本的优势,并且相应缩短了设计周期和制造周期,并且方便对产品进行维护。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

太阳城集团本文
本文标题:一种FLASH存储器和存储系统.pdf
链接地址:http://zh228.com/p-6397701.html
太阳城集团我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - - 联系我们

copyright@ 2017-2018 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备17046363号-1 
 


收起
展开
葡京赌场|welcome document.write ('');